Современные быстродействующие логические схемы

Современные быстродействующие логические схемы

Современные быстродействующие логические схемы реагируют на входные импульсы длительностью от 1 не до нескольких. Появление в тестируемом устройстве выбросов такой длительности, приводящих к сбоям, может не регистрироваться АВД да-. же при высоких частотах синхронизации. Для решения этой проблемы в АВД вводят детектор помех. Помеха определяется как любой сигнал, дважды или более меняющий логический уровень между двумя соседними фронтами сигнала синхронизации. Большинство анализаторов регистрируют помехи длительностью 3-5 не.

Детектор при определении помехи защелкивает ее и держит значение до следующего фронта синхросигнала. В результате в ОЗУ данных записывается импульс шириной в период частоты синхронизации. В таком режиме для регистрации помех используется половина ОЗУД. В некоторых анализаторах применяют специализированное ОЗУ помех, что позволяет в режиме детектирования помех использовать все ОЗУД и к тому же просто выделять помехи на экране прибора.


24.04.2018